【问题标题】:What is "gate count" in synthesis result and how to calculate什么是综合结果中的“门数”以及如何计算
【发布时间】:2013-01-27 21:41:27
【问题描述】:

我正在用设计编译器综合我的设计,并与另一个设计进行一些比较(作为我报告中的评估)。 Synopsys 的工具可以通过命令轻松报告该区域,但在我读过的所有论文中,我都关心 门数

我的测验是什么是门数以及如何计算?

我在 Google 上搜索并听说 门数 计算为 total_area/NAND2_area。那么,这是真的吗?

感谢您的阅读,请不要因为愚蠢的问题责备我:(。

【问题讨论】:

    标签: vhdl verilog area synthesis


    【解决方案1】:

    在 NAND2 等效项中,综合区域通常被引用为门数。你是对的:

    (total area)/(NAND2 area).
    

    旧的工具和库用来报告这个数字,几年前我注意到工具的转变,只提供平方微米的区域。然而,门数是一个更好的数字,可以让您了解情况,并且该数字在不同尺寸的几何形状之间是可移植的。

    实现 A 的 40K 小于实现 B 的 50K。比较实现 A 进程 X 的 100000 um^2 与进程 y 上的实现 B 的 65000 um^2 要困难得多。

    【讨论】:

    • 我没有任何关于以前设计的信息(仅这些论文上的门数)进行比较,正如您所说,比较各种技术更容易。感谢您的回答。
    猜你喜欢
    • 2015-08-05
    • 1970-01-01
    • 2020-07-20
    • 1970-01-01
    • 1970-01-01
    • 1970-01-01
    • 1970-01-01
    • 1970-01-01
    • 1970-01-01
    相关资源
    最近更新 更多