【问题标题】:Verilog sequential multiplierVerilog 顺序乘法器
【发布时间】:2021-04-16 06:51:08
【问题描述】:

我正在尝试实现一个 4 位有符号顺序乘法器。我的 TB 中有一个 for 循环,但只有被乘数发生变化,乘数没有变化。当我手动更改乘数时,我注意到我的产品输出全 0,然后它更改为实际产品。我做错了什么?

module seq4bit(a,b,sign,clk,out,ready);
input [3:0]a,b;
output [7:0]out;
input ready,sign,clk;

reg [7:0] out,out_t;
reg[3:0]b0,msb,lsb;
reg[7:0]a0;
reg neg;
reg[2:0]bit;

wire ready = !bit;

initial bit = 0;
initial neg = 0;

always @(posedge clk)

if(ready)begin
    bit = 3'b100;
    out = 0;
    out_t = 0;
    a0 = (!sign || !a[3])?{4'd0,a}:{4'd0,!a + 1'b1};
    b0 = (!sign || !b[3])? b : !b + 1'b1;
    neg = sign && ((b[3] && !a[3])||(b[3]&&a[3]));
end
else if(bit > 0)begin
    if(b0 == 1'b1)
    out_t = out_t + a0;
    out = (!neg)?out_t:(~out_t + 1'b1);
    b0 = b0 >> 1;
    a0 = a0 << 1;
    bit = bit - 1'b1;
    
end
endmodule

module seq4tb;
reg[3:0]a,b;
wire [7:0]out;
reg clk,sign,ready;
integer i;
seq4bit uut(.a,.b,.out,.ready,.clk,.sign);

initial begin

a = 0;
b = 0;
clk = 0;
sign = 0;
ready = 1;

end

always #10 clk = ~clk;

initial

$monitor("time = %2d, a=%4b, b=%4b, sign=%1b, out=%8b, clk = %1b,ready = %1b", $time,a,b,sign,out,clk,ready);

    
always @(*)
        begin
        for ( i=0; i< 16*16 ; i = i + 1 ) 
            #20 a = a + 1;b = b +1;
                
            
            
        #1000 $stop;

        end
      
endmodule

【问题讨论】:

  • 这段代码中的被乘数和乘数是什么?
  • a 是被乘数,b 是乘数。

标签: verilog multiplication sequential


【解决方案1】:

我认为主要问题是b = b + 1; 不在for 循环内。

用这个initial 块替换测试台中的always 块:

initial begin
    for ( i=0; i< 16*16 ; i = i + 1 ) begin
        #20 a = a + 1;
        b = b + 1;
    end
    #1000 $finish;
end

always 块对我来说就像一个无限循环。在这种情况下,b 也会发生变化。

【讨论】:

    猜你喜欢
    • 1970-01-01
    • 2016-06-19
    • 1970-01-01
    • 1970-01-01
    • 2021-12-28
    • 1970-01-01
    • 2015-10-16
    • 1970-01-01
    • 1970-01-01
    相关资源
    最近更新 更多