练习使用Altera FPGA 内的 PLL IP核:

 思路:将clk_50M倍频到clk_100M,然后观察100M时钟。

1、生成PLL的核例化文件,然后调用。

 Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

点击NEXT之后,等一会会跳出如下界面:

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

Quartus 软件的使用之PLL的使用

单击Finish 就完成了设置。

添加文件到该工程。有对话框就点Yes.

   完成之后,可以看到下图:

Quartus 软件的使用之PLL的使用

然后:Quartus 软件的使用之PLL的使用

打开PLL文件,看起端口。

Quartus 软件的使用之PLL的使用

。新建verilog 文件,输入程序:

Quartus 软件的使用之PLL的使用

程序代码:

//  测试使用PLL,以及内部逻辑分析仪
 module mypll(
              clk,
                  rst_n,
                 
                  test,
                  led,
                  clk_100m
                    );
 
 input     clk;
 input     rst_n;
 
 output    led;
 output    clk_100m;
 output    test;
 //-----------------------
 /* 例化PLL IP 核 */
   MYPpll MYPpll_1(
                    .areset(!rst_n),
                    .inclk0(clk),
                    .c0(clk_100m),
                    .locked()
                    );
 reg      led;
 always @(posedge clk or negedge rst_n)
 // always @(posedge clk_100m or negedge rst_n)   /* 用此句。led = 50M,用上句,led = 25M*/
  begin
    if(!rst_n)
       begin
        led <= 0;
       end
    else 
       led <= ~led;
   end 
 
//------------------
assign test = clk;  
 endmodule 
View Code

相关文章:

  • 2021-05-15
  • 2022-12-23
  • 2022-12-23
  • 2021-05-25
  • 2021-09-12
  • 2021-09-09
  • 2022-12-23
  • 2022-12-23
猜你喜欢
  • 2022-01-04
  • 2021-04-22
  • 2021-04-10
  • 2022-12-23
  • 2022-01-03
  • 2021-06-27
相关资源
相似解决方案