对于I2C上拉电阻,在电路图中经常看到的取值是4.7KΩ,但是一直不知道这个依据,虽然现在依然不是很明白,现在只是先记录下当前的所知道的。

  从I2C规范中得知,上拉电阻的取值跟总线电容、上升沿时间是有一定关系的,Rp的最小、最大取值的公式都不一样。并且规范中也只给出了标准、快速、快速+三种模式,高速、极速两种模式并没有给出,不知道是否可以用同样的公式?但是从计算的最大最小Rp,及一般产品上I2C设备数量也不是非常多,所以4.7K一般不会出现信号完整性问题。如下是规范中的内容。

I2C上拉电阻的取值

I2C上拉电阻的取值

 

I2C上拉电阻的取值

 

相关文章:

  • 2021-04-28
  • 2022-12-23
  • 2022-12-23
  • 2022-12-23
  • 2022-12-23
  • 2021-08-21
  • 2021-04-18
猜你喜欢
  • 2021-04-18
  • 2021-10-16
  • 2022-12-23
  • 2021-11-17
  • 2021-11-02
  • 2021-08-03
  • 2021-06-13
相关资源
相似解决方案