Quartusll采用IF设计二选一数据选择器及仿真

软件Quartusll9.1

没有软件的小可爱先来领取资源哈~~(9版本以后就不自带仿真)
链接:https://pan.baidu.com/s/1sn4KE9R2yol3HN7FJHgqAA
提取码:kpus

代码

LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY lab1 IS
PORT(A,B,C: IN STD_LOGIC;
Y: OUT STD_LOGIC);
END ENTITY lab1;
ARCHITECTURE ART OF lab1 IS
BEGIN
PROCESS(A,B,C) IS
VARIABLE N: BOOLEAN;
BEGIN
IF C=‘1’ THEN Y<=A;
ELSE Y<=B;
END IF;
END PROCESS;
END ARCHITECTURE ART;

步骤

1.0新建文件VHDL文件# Quartusll采用IF设计二选一数据选择器及仿真

1.1点击OK并保存文件# Quartusll采用IF设计二选一数据选择器及仿真

2.0编写代码 (注意:文件名称要与代码中的声明一样,如下,ENTITY 文件名 IS)# Quartusll采用IF设计二选一数据选择器及仿真

3.0运行# Quartusll采用IF设计二选一数据选择器及仿真

3.1运行成功(当不成功时,双击提醒错误行可查看调试,直至成功)# Quartusll采用IF设计二选一数据选择器及仿真

4.0 时序仿真

# Quartusll采用IF设计二选一数据选择器及仿真

4.1 运行仿真# Quartusll采用IF设计二选一数据选择器及仿真

4.2 时序仿真结果# Quartusll采用IF设计二选一数据选择器及仿真

5.0 功能仿真# Quartusll采用IF设计二选一数据选择器及仿真

5.1功能仿真结果# Quartusll采用IF设计二选一数据选择器及仿真

5.2 RTLTU图(Tools>NetList Viewers>RTL Viewer)# Quartusll采用IF设计二选一数据选择器及仿真

ps:细心的小伙伴可能发现时序仿真和功能仿真的预期结果不一样,那是因为时序仿真是模拟的真实电路,考虑到了器件的延时等情况。这里是时序仿真和功能仿真的区别,想要深入了解的不妨百度一哈。

相关文章:

  • 2022-12-23
  • 2022-12-23
  • 2021-05-30
  • 2022-12-23
  • 2022-01-05
  • 2022-12-23
  • 2021-10-31
  • 2021-05-27
猜你喜欢
  • 2021-04-23
  • 2022-12-23
  • 2021-10-05
  • 2021-05-27
  • 2022-01-04
  • 2022-12-23
相关资源
相似解决方案