1. 代码比较简单,总结起来是用逻辑运算替代了数学运算加减,应该是因为这样的逻辑资源耗费的少。S是A+B的个位,CO是A+B的进位。

1 module half_adder(A,B,S,CO);
2     input A,B;
3     output S,CO;
4      assign    S=A^B;  
5     assign   CO=A&B
6 endmodule

2. quartus13.1不支持中文路径,下面研究下生成的逻辑资源,差不多6K的逻辑资源,我们用到了2个,究竟是那两个?

FPGA代码一位半加器入门-第2篇

3. 当然目前猜测是CO和S各用了一个逻辑资源,一个逻辑资源包括什么?

 FPGA代码一位半加器入门-第2篇

4. 一个逻辑资源有什么,从下图看出有一个4输入的查找表,其实我也就只能看懂这些了,所以这个工程用了2个查找表,最基本的单元是LE逻辑单元

FPGA代码一位半加器入门-第2篇

5. 看下图,上面有个鸟的图标,是鸟眼观察,只能说ALTEAR的工程师真耿直,真的放个鸟的图标,哈哈哈哈,下面两张图对比看

FPGA代码一位半加器入门-第2篇

FPGA代码一位半加器入门-第2篇

6. 下面一张图没看懂,应该是芯片的内部,放大都是一些框框之类的。

FPGA代码一位半加器入门-第2篇

相关文章:

  • 2021-12-20
  • 2021-07-16
  • 2022-01-01
  • 2021-05-12
  • 2021-12-04
  • 2021-06-11
  • 2021-12-27
  • 2021-04-14
猜你喜欢
  • 2022-01-14
  • 2022-12-23
  • 2021-07-21
  • 2021-05-30
  • 2022-01-21
  • 2021-08-17
相关资源
相似解决方案