xuxiangquan

PCB Layout之EMMC_Flash走线总结@@@

PCB Layout之EMMC_Flash走线总结

1,数据线DATA[0-7]走线要(基本)等长(含芯片内部线长),线要短,线间距控制3W原则,参考面要完整(参考面下面最好不要走其它高速信号线),阻抗要控制50欧姆(不可小于10%)。

2,时钟线EMMC_CLK(基本)要和数据线等长,要包地处理,参考面要完整(参考面下面最好不要走其它高速信号线),阻抗要控制50欧姆(不可小于10%)。

3,控制线EMMC_RST,EMMC_CMD,EMMC_DQS信号线(基本)要和数据线等长,线要短,线间距控制3W原则,参考面要完整(参考面下面最好不要走其它高速信号线),阻抗要控制50欧姆(不可小于10%)。

4,此点要牢记::

A,   EMMC的型号版本有区别,要确认好自已使用的版本,要确认好原理图的封装和PCB的封装的PIN管脚编号和管脚定义要一一对应。

B,   EMCC的所有信号线不可走在 RFU & VFS的管脚上,且RFU & VFS的管脚最好加上测试点。

 

若按以上要求来处理EMMC Flash走线,基本不会出线异常。

 

分类:

技术点:

相关文章:

  • 2022-01-10
  • 2022-12-23
  • 2021-10-09
  • 2022-01-11
  • 2021-05-26
  • 2021-07-01
  • 2021-11-21
  • 2021-09-26
猜你喜欢
  • 2022-01-09
  • 2022-01-02
  • 2021-12-10
  • 2021-06-26
  • 2021-08-20
  • 2022-01-02
  • 2021-05-22
相关资源
相似解决方案